- [行业动态]CMOS电路的ESD保护设计思路-ASIM阿赛姆2025年08月15日 14:28
- 在集成电路(IC)设计与制造领域,静电放电防护是保障芯片可靠性与良率的关键环节之一。尤其是对于特征尺寸不断缩小、栅氧化层日益变薄的CMOS电路而言,其固有的高输入阻抗和对电压尖峰的敏感性,使得ESD保护设计成为不可或缺的刚性需求。
- 阅读(25)
- [行业动态]CMOS电路ESD保护结构设计方法2025年08月01日 13:54
- CMOS(互补式金属氧化物半导体)是一种在硅质晶圆上集成互补NMOS与PMOS器件的工艺。
- 阅读(30)
相关搜索
热点聚焦
MOS管高频开关时,怎样减少功率损耗?-深圳阿赛姆
- 深度解析高频MOSFET损耗...
MOSFET过压击穿失效机制与雪崩能量设计规范-深圳阿赛姆
- 本文解析MOSFET过压击穿...
mos管工作原理图详解请-ASIM阿赛姆
- 本文基于Infineon/ON Se...